2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩72頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、集成電路技術(shù)的提高以及人們對于新科技產(chǎn)品的需求越來越多,尤其是在對電子產(chǎn)品處理速度上的追求。在國內(nèi)數(shù)字檢測器的發(fā)展比較緩慢,其原因為國內(nèi)超高速ADC的技術(shù)還不成熟,對于分時采樣結(jié)構(gòu)的超高速ADC,多相時鐘是其中較為重要的一個部件。本課題就是用抖動小、系統(tǒng)穩(wěn)定、鎖定時間快的DLL結(jié)構(gòu)作為多相時鐘。本課題采用Cadence仿真軟件,用標準CMOS0.18um工藝庫進行設(shè)計。
   本文首先研究了多相時鐘的構(gòu)成,主要包括鎖相環(huán)、延時鎖

2、相環(huán),而鎖相環(huán)和延時鎖相環(huán)又分為了模擬和數(shù)字兩類,本文詳細的介紹和對比了它們的應(yīng)用以及優(yōu)缺點,并根據(jù)數(shù)學(xué)模型分析了鎖相環(huán)和延時鎖相環(huán)的系統(tǒng)穩(wěn)定性,介紹了相位噪聲來源和抑制相位噪聲的辦法。然后本文根據(jù)設(shè)計指標設(shè)計出了一個輸出8個相位數(shù)的多相時鐘,本文所設(shè)計的多相時鐘采用了數(shù)?;旌想娐愤M行設(shè)計,結(jié)合了數(shù)字電路和模擬電路的優(yōu)點。由于延遲鎖相環(huán)具有系統(tǒng)穩(wěn)定、抖動小、鎖定時間快等優(yōu)點,因此本文所設(shè)計的多相時鐘是基于DLL系統(tǒng)改進的。為了減弱電源噪

3、聲的影響,得到更精確的時鐘信號,本設(shè)計采用的是全差分結(jié)構(gòu)。在壓控延遲線中,采用CML差分結(jié)構(gòu),它的線性度和抑制電源噪聲的性能都得到了很大提高。而鑒相器使用了雙邊沿數(shù)字鑒頻鑒相器,它鎖定時間快,且緩解了傳統(tǒng)鑒相器存在死區(qū)的問題。電荷泵部分主要針對傳統(tǒng)電荷泵電流不匹配、電荷共享等問題進行了改進,緩解了電荷泵的這些問題。
   結(jié)合上述所說的延遲鎖相環(huán)結(jié)構(gòu),該多相時鐘基于TSMC0.18um CMOS工藝,電源電壓為1.8V,輸入信號

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論