2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩79頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、數(shù)字邏輯系統(tǒng)是現(xiàn)代嵌入式系統(tǒng)中的重要組成部分,隨著應(yīng)用需求的不斷增長,其復(fù)雜程度愈來愈高。在復(fù)雜數(shù)字邏輯系統(tǒng)設(shè)計過程中,高效的建模和驗(yàn)證有利于分工設(shè)計與專業(yè)化生產(chǎn),確保系統(tǒng)設(shè)計的成功率,縮短設(shè)計周期,節(jié)省設(shè)計和生產(chǎn)成本。本文研究復(fù)雜數(shù)字邏輯系統(tǒng)可重構(gòu)組件式建模與驗(yàn)證方法,并應(yīng)用于一種數(shù)字家電微控制器設(shè)計。
  主要工作和創(chuàng)新點(diǎn)如下:
  1.提出了復(fù)雜數(shù)字邏輯系統(tǒng)的可重構(gòu)組件式建模和 XML描述方法。采用邏輯映射表和有限狀態(tài)

2、機(jī)分別建立組合邏輯和時序邏輯兩類原子組件模型,利用結(jié)構(gòu)化建模方法建立復(fù)合邏輯組件模型,并定義了相應(yīng)的XML表格化描述規(guī)范,為復(fù)雜數(shù)字邏輯系統(tǒng)提供一種規(guī)范的高抽象層次建模方法。
  2.設(shè)計了一種層次化組件式復(fù)雜數(shù)字邏輯系統(tǒng)驗(yàn)證過程。利用有效性驗(yàn)證、原型功能仿真驗(yàn)證、HDL驗(yàn)證和 FPGA在線驗(yàn)證方法對系統(tǒng)模型進(jìn)行逐層驗(yàn)證,跟蹤設(shè)計全過程,驗(yàn)證模型的有效性,以確保模型能夠真實(shí)地反映設(shè)計者的建模意圖,并盡早檢測出一些會導(dǎo)致建模失敗的設(shè)

3、計錯誤,為復(fù)雜數(shù)字邏輯系統(tǒng)提供一種效率更高的驗(yàn)證途徑。
  3.搭建了一個復(fù)雜數(shù)字邏輯系統(tǒng)的組件式建模與驗(yàn)證平臺XModel。該平臺提供數(shù)字邏輯組件模型文件的編輯功能,實(shí)現(xiàn)對數(shù)字邏輯組件的有效性驗(yàn)證和原型功能仿真,并自動將XML描述綜合成為Verilog HDL描述,以便EDA工具進(jìn)一步進(jìn)行功能和時序仿真,進(jìn)而對其進(jìn)行FPGA在線驗(yàn)證。
  為檢驗(yàn)上述方法,設(shè)計了一個數(shù)字家電微控制器,采用組件式建模方法對其進(jìn)行建模,用XML

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論