2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩67頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、在復(fù)雜數(shù)字信號處理應(yīng)用中,采用傳統(tǒng)的數(shù)字信號處理器(Digital Signal Processor,DSP)不能兼顧實時性和靈活性的需求。專用集成電路(Application Specific IntegratedCircuit,ASIC)中基于指令集(ISA)的專用指令集處理器(Application SpecificInstruction Set Processor,ASIP)結(jié)合了專用集成電路的高速性和數(shù)字信號處理器的可編程特性

2、,逐漸成為在硬件實現(xiàn)時的一個新型的研究領(lǐng)域。尤其是ASIP的并行結(jié)構(gòu)能夠?qū)崿F(xiàn)并行性和復(fù)雜度很高的設(shè)計。而且ASIP還具很好擴(kuò)展性,可以為某個應(yīng)用領(lǐng)域設(shè)計專用功能單元,這使得ASIP可以實現(xiàn)并行性和復(fù)雜度更高的設(shè)計。
   本文圍繞ASIP并行結(jié)構(gòu)和功能單元的設(shè)計及應(yīng)用,主要進(jìn)行了以下三個方面的工作:第一,介紹了典型的基于RISC結(jié)構(gòu)的ASIP并行處理結(jié)構(gòu):SIMD結(jié)構(gòu)、MIMD結(jié)構(gòu)和緊藕合結(jié)構(gòu)。設(shè)計并實現(xiàn)了一個基于SIMD結(jié)構(gòu)的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論