2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩93頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、CAN總線作為一種新興的現(xiàn)場總線,采用了很多新的設(shè)計(jì)和技術(shù),是公認(rèn)的最有前途的現(xiàn)場總線之一。而在當(dāng)前自動測試領(lǐng)域,cPCI總線由于其特點(diǎn),已經(jīng)得到了越來越廣泛的應(yīng)用。于是在這兩種總線之間建立通信橋梁,設(shè)計(jì)一款具有CAN總線接口和cPCI總線接口的通訊卡,具有現(xiàn)實(shí)的必要性和廣闊的應(yīng)用前景。
  本設(shè)計(jì)的中心思路是依據(jù)PCI總線通信標(biāo)準(zhǔn)、CAN2.0技術(shù)規(guī)范,采用FPGA作為核心控件,在這兩種總線接口之間設(shè)計(jì)了一個硬件電路作為轉(zhuǎn)換器,

2、以實(shí)現(xiàn)數(shù)據(jù)在cPCI總線和CAN總線之間的相互傳輸。硬件電路按照cPCI總線接口模塊、數(shù)據(jù)處理模塊和CAN總線接口模塊的基本結(jié)構(gòu)進(jìn)行搭建。選用FPGA作為數(shù)據(jù)處理模塊的主控芯片,在其內(nèi)部運(yùn)用VerilogHDL硬件語言和狀態(tài)機(jī)技術(shù)構(gòu)建嚴(yán)謹(jǐn)?shù)倪壿嫞瑢啥丝偩€進(jìn)行控制。在cPCI總線接口模塊的設(shè)計(jì)上,選用成熟的接口芯片,確保其能夠協(xié)調(diào)復(fù)雜的PCI總線時(shí)序。在CAN總線接口模塊的設(shè)計(jì)上,選用專門的CAN總線協(xié)議芯片和驅(qū)動芯片,能夠很好的匹配C

3、AN總線協(xié)議和物理特性。并將該cPCI-CAN通訊卡的CAN通道設(shè)計(jì)為雙路,以便于兩路端口相互收發(fā)以進(jìn)行功能測試和對CAN總線的擴(kuò)展。軟件設(shè)計(jì)上運(yùn)用Microsoft Visual C++6.0,Driverstudio3.2及DDK共同開發(fā)設(shè)計(jì)驅(qū)動程序,運(yùn)用LabWindows/CVI設(shè)計(jì)上層應(yīng)用軟件。
  經(jīng)過聯(lián)機(jī)測試,所設(shè)計(jì)的通訊卡軟硬件工作正常,上位機(jī)能夠很好的控制雙通道CAN總線數(shù)據(jù)的收發(fā),并且能夠?qū)崿F(xiàn)多種幀格式、多種波

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論