2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩18頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、<p>  《DSP技術(shù)及應(yīng)用》課程設(shè)計(jì)</p><p>  選題名稱: 基于DSP的MP3播放器設(shè)計(jì) </p><p>  系(院): 計(jì)算機(jī)工程學(xué)院</p><p>  專 業(yè):計(jì)算機(jī)科學(xué)與技術(shù)(嵌入式系統(tǒng)軟件設(shè)計(jì))</p><p>  班 級(jí): 計(jì)算機(jī)107

2、3班 </p><p>  姓 名: 學(xué) 號(hào): </p><p>  指導(dǎo)教師: </p><p>  學(xué)年學(xué)期: 2009 ~ 2010 學(xué)年 第 2 學(xué)期</p><p>  2010年 6

3、 月 10 日</p><p><b>  摘要:</b></p><p>  DSP課程設(shè)計(jì)是數(shù)字信號(hào)處理和DSP原理與應(yīng)用課程相結(jié)合的實(shí)踐過程,通過本課程設(shè)計(jì),可以進(jìn)一步領(lǐng)會(huì)和深化課堂上學(xué)到的有關(guān)數(shù)字信號(hào)處理的基本概念、基本原理以及基本的數(shù)字信號(hào)處理操作,進(jìn)一步理解DSP芯片的硬件實(shí)現(xiàn)機(jī)理及其內(nèi)部結(jié)構(gòu)特點(diǎn),掌握DSP系統(tǒng)的開發(fā)流程和基本編程方法,實(shí)踐工程的

4、調(diào)試方法和仿真方法。使用專業(yè)的MP3解碼芯片,輔以簡(jiǎn)單的外圍電路實(shí)現(xiàn)。以通用數(shù)字信號(hào)處理器(DSP,Digital Signal Processor)為核心,搭建相應(yīng)的外部電路形成一個(gè)系統(tǒng),解碼功能通過對(duì)數(shù)字信號(hào)處理芯片編程來實(shí)現(xiàn)。這種方案中,使用一定開發(fā)環(huán)境進(jìn)行軟件的設(shè)計(jì)實(shí)現(xiàn)和調(diào)試測(cè)試。為了滿足解碼系統(tǒng)的需求,需要根據(jù)性能和技術(shù)要求,對(duì)通用的數(shù)字信號(hào)處理芯片進(jìn)行外圍電路擴(kuò)充。這種方案的優(yōu)點(diǎn)是系統(tǒng)實(shí)現(xiàn)的靈活性高,功能的可擴(kuò)展性強(qiáng),系統(tǒng)成

5、本可以通過對(duì)芯片的選擇控制到相對(duì)較低的水平,而且對(duì)于同樣使用數(shù)字信號(hào)處理芯片實(shí)現(xiàn)的系統(tǒng)來說,能最大程度地進(jìn)行系統(tǒng)集成。基于此,本文提出了一種基于DSP的MP3播放器的設(shè)計(jì)和實(shí)現(xiàn)方案。該MP3播放器基于DSP技術(shù),采用慢速大容量外存加高速小容量外存的組合方式,音樂文件先從慢速外存</p><p>  關(guān)鍵詞:DSP;MP3;編碼;解碼;</p><p><b>  目錄</b

6、></p><p><b>  1 課題概要1</b></p><p><b>  1.1硬件要求1</b></p><p><b>  1.2軟件要求1</b></p><p><b>  2 系統(tǒng)分析2</b></p>&l

7、t;p>  2.1 要達(dá)到的技術(shù)指標(biāo)2</p><p><b>  2.2功能描述3</b></p><p>  2.3 TMS320C6711 DSP芯片簡(jiǎn)介4</p><p><b>  3 設(shè)計(jì)方案5</b></p><p>  3.1 設(shè)計(jì)方案概述5</p>

8、<p>  3.2 基于DSP的系統(tǒng)設(shè)計(jì)方案5</p><p>  3.3 軟件系統(tǒng)設(shè)計(jì)方案6</p><p>  4 系統(tǒng)整體框圖7</p><p>  5 硬件電路設(shè)計(jì)7</p><p>  5.1 主譯碼模塊7</p><p>  5.2 系統(tǒng)的PCB圖11</p><

9、p><b>  總 結(jié)12</b></p><p><b>  致 謝14</b></p><p>  參 考 文 獻(xiàn)15</p><p><b>  1 課題概要</b></p><p><b>  1.1硬件要求</b></p>

10、;<p>  預(yù)期的MP3播放器的目標(biāo)系統(tǒng)硬件要求實(shí)現(xiàn)以下功能:</p><p>  (1) 能夠存儲(chǔ)一定量的MP3碼流文件,供解碼系統(tǒng)使用。在系統(tǒng)初步實(shí)現(xiàn)時(shí),存儲(chǔ)的碼流長(zhǎng)度至少要保證能夠從主觀上感受到音頻信號(hào)解碼的效果;</p><p>  (2) 能夠?qū)P3碼流進(jìn)行解碼,從MP3格式恢復(fù)成PCM碼流。系統(tǒng)應(yīng)該能夠保證解碼過程的正確性,并能夠滿足解碼算法在實(shí)現(xiàn)過程中所需要

11、的存儲(chǔ)空間、計(jì)算速度等需求;</p><p>  (3) 能夠把解碼后輸出的PCM碼流通過揚(yáng)聲設(shè)備,如耳機(jī)、音箱等播放出來,這樣才能夠從直觀上判斷解碼的效果,并且方便后期在使用該系統(tǒng)方案時(shí)進(jìn)行直觀性能評(píng)價(jià)和直接應(yīng)用;</p><p>  (4) 能夠滿足系統(tǒng)的功率要求。一般情況下,對(duì)于電子類便攜式系統(tǒng),或者嵌入式應(yīng)用方案來說,系統(tǒng)的功耗要比較低,用電池供電能夠滿足系統(tǒng)的工作需要。</

12、p><p><b>  1.2軟件要求</b></p><p>  系統(tǒng)的軟件應(yīng)該能夠?qū)崿F(xiàn)以下功能:</p><p>  (1) 能夠從數(shù)據(jù)存儲(chǔ)介質(zhì)中讀取MP3碼流數(shù)據(jù),要能保證數(shù)據(jù)讀取的速度滿足系統(tǒng)的需要;</p><p>  (2) 能夠正確定位MP3文件數(shù)據(jù)的地址和文件長(zhǎng)度,為后期進(jìn)行歌曲選擇打下基礎(chǔ);</p&g

13、t;<p>  (3) 能夠正確對(duì)MP3碼流進(jìn)行解碼,并且以所需要的格式和方式輸出。解碼算</p><p>  法要在目標(biāo)系統(tǒng)中實(shí)現(xiàn),因此,不但要保證算法的正確性,也要保證算法的適應(yīng)</p><p>  性,充分利用目標(biāo)系統(tǒng)性能特性,并滿足系統(tǒng)的運(yùn)算速度要求;</p><p>  (4) 能夠正確協(xié)調(diào)硬件各個(gè)模塊的工作,提供正確的芯片控制信號(hào),這項(xiàng)軟件

14、功能是專門針對(duì)硬件的,需要根據(jù)目標(biāo)系統(tǒng)的硬件需求來設(shè)計(jì)實(shí)現(xiàn)</p><p><b>  2 系統(tǒng)分析</b></p><p>  2.1 要達(dá)到的技術(shù)指標(biāo)</p><p>  圖2.1 MP3播放器的基本技術(shù)指標(biāo)</p><p><b>  2.2功能描述</b></p><p&

15、gt;  圖2.2 MP3播放器的功能描述</p><p>  2.3 TMS320C6711 DSP芯片簡(jiǎn)介</p><p>  veloci結(jié)構(gòu)使C6000 DSP成為高性能的DSP芯片。典型的VLIW結(jié)構(gòu)由多個(gè)并行運(yùn)行的執(zhí)行單元組成,這些單元在單個(gè)時(shí)鐘周期內(nèi)可執(zhí)行多條指令。并行是突破傳統(tǒng)設(shè)計(jì)而獲得高性能的關(guān)鍵。</p><p>  C6711處理器由三個(gè)主要部

16、分組成:CPU內(nèi)核、外設(shè)和存儲(chǔ)器。CPU中8個(gè)功</p><p>  能單元可以并行操作,這些功能單元被分成類似的兩套,每套由4個(gè)基本功能單元組成。CPU有兩組寄存器,每組寄存器由16個(gè)32位寄存器組成。由于在運(yùn)行期間個(gè)做硬件數(shù)據(jù)相關(guān)性的檢查,所以程序的并行性在編譯時(shí)就被確定。片內(nèi)程序存儲(chǔ)器的總線寬度為256的,使每個(gè)周期可取8條32位指令。</p><p>  C6711芯片包括片內(nèi)程序

17、存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)器,有些芯片將這些存儲(chǔ)器作為高速緩沖存儲(chǔ)器。外設(shè)包括直接存儲(chǔ)器訪問(DMA)、低功耗邏輯、外部存儲(chǔ)器接口、串口、擴(kuò)展總線或主機(jī)口和定時(shí)器等。</p><p><b>  具有以下特點(diǎn):</b></p><p>  1 運(yùn)行速度快。指令周期為6ns,峰值運(yùn)算能力為1336MIPS,對(duì)于單精度運(yùn)算可達(dá)1G FLOPS,對(duì)于算精度運(yùn)算可達(dá)250MFLOPS.

18、</p><p>  2 硬件支持IEEE格式的32位單精度與64為雙精度浮點(diǎn)操作。</p><p>  3 繼承了32*32bit的乘法器,其結(jié)果可為32或64bit.</p><p>  4 C6711的指令集在C62的指令集基礎(chǔ)上增加了浮點(diǎn)執(zhí)行能力,可以看作是C62指令集的超集。</p><p>  與C62系列芯片一樣,由于其出色的運(yùn)

19、算能力、高效的指令集、智能外設(shè)、大容量的片內(nèi)存儲(chǔ)器和大范圍的尋址能力,這個(gè)系列的芯片適合用于基站數(shù)字波束形成、圖像處理、語(yǔ)音識(shí)別等對(duì)運(yùn)算能力和存儲(chǔ)量有高要求的應(yīng)用場(chǎng)合。</p><p><b>  3 設(shè)計(jì)方案</b></p><p>  3.1 設(shè)計(jì)方案概述</p><p>  為了能夠設(shè)計(jì)和實(shí)現(xiàn)出較高性能的系統(tǒng),需要了解當(dāng)前的MP3解碼器

20、系統(tǒng)的實(shí)現(xiàn)方案。市場(chǎng)調(diào)查和技術(shù)咨詢的結(jié)果顯示,目前MP3播放器系統(tǒng)MP3解碼模塊一般有兩種實(shí)現(xiàn)方案。</p><p>  第一、使用專業(yè)的MP3解碼芯片,輔以簡(jiǎn)單的外圍電路實(shí)現(xiàn)。這種方案的優(yōu)點(diǎn)是系統(tǒng)個(gè)體集成度高,電路結(jié)構(gòu)緊湊,實(shí)現(xiàn)相對(duì)比較簡(jiǎn)單,能夠很快設(shè)計(jì)實(shí)現(xiàn)出目標(biāo)系統(tǒng)并投入使用,但是由于使用的是專業(yè)芯片,芯片中的功能模塊即使能擴(kuò)充,幅度和范圍都相對(duì)較小,系統(tǒng)很難進(jìn)行算法升級(jí)或功能擴(kuò)充,在嵌入式應(yīng)用中與原系統(tǒng)的集

21、成度不高。</p><p>  第二、以通用數(shù)字信號(hào)處理器(DSP,Digital Signal Processor)為核心,搭建相應(yīng)的外部電路形成一個(gè)系統(tǒng),解碼功能通過對(duì)數(shù)字信號(hào)處理芯片編程來實(shí)現(xiàn)。這種方案中,使用一定開發(fā)環(huán)境進(jìn)行軟件的設(shè)計(jì)實(shí)現(xiàn)和調(diào)試測(cè)試。為了滿足解碼系統(tǒng)的需求,需要根據(jù)性能和技術(shù)要求,對(duì)通用的數(shù)字信號(hào)處理芯片進(jìn)行外圍電路擴(kuò)充。這種方案的優(yōu)點(diǎn)是系統(tǒng)實(shí)現(xiàn)的靈活性高,功能的可擴(kuò)展性強(qiáng),系統(tǒng)成本可以通

22、過對(duì)芯片的選擇控制到相對(duì)較低的水平,而且對(duì)于同樣使用數(shù)字信號(hào)處理芯片實(shí)現(xiàn)的系統(tǒng)來說,能最大程度地進(jìn)行系統(tǒng)集成。但是由于整個(gè)系統(tǒng)從硬件到軟件都需要自行設(shè)計(jì)和搭建,系統(tǒng)實(shí)現(xiàn)的難度和復(fù)雜度比較高。</p><p>  對(duì)于本系統(tǒng)設(shè)計(jì)采用方案二,即采用以DSP實(shí)現(xiàn)編解碼的系統(tǒng)。</p><p>  3.2 基于DSP的系統(tǒng)設(shè)計(jì)方案</p><p>  MP3解碼器的解碼算

23、法完全由DSP芯片實(shí)現(xiàn),其控制部分用單片機(jī)實(shí)現(xiàn),作為硬件電路設(shè)計(jì)的一個(gè)部分。電路的整體設(shè)計(jì)與開發(fā)需要綜合考慮前面兩部分程序算法接口內(nèi)容,可以在進(jìn)行詳細(xì)的程序設(shè)計(jì)的基礎(chǔ)上進(jìn)行。這樣,可以把MP3解碼器的開發(fā)工作分為兩大模塊,即MP3解碼程序DSP實(shí)現(xiàn),即軟件設(shè)計(jì),以單片機(jī)控制程序和電路板設(shè)計(jì)部分,即硬件設(shè)計(jì)。</p><p>  MP3系統(tǒng)開發(fā)從模塊上可以劃分為硬件開發(fā)和軟件開發(fā)兩個(gè)部分,軟件主要實(shí)現(xiàn)MP3解碼算法

24、,單片機(jī)實(shí)現(xiàn)存儲(chǔ)器訪問控制,MP3文件播放控制等功能。系統(tǒng)總體的功能結(jié)構(gòu)如圖一所示。</p><p>  圖2-1 系統(tǒng)結(jié)構(gòu)框圖</p><p>  3.3 軟件系統(tǒng)設(shè)計(jì)方案</p><p>  軟件系統(tǒng)設(shè)計(jì)方案是用DSP軟件實(shí)現(xiàn)MP3解碼算法功能,并完成相應(yīng)的接口訪問功能,軟件功能圖如圖二所示。</p><p>  圖2-2 MP3解碼器

25、軟件系統(tǒng)功能原理圖</p><p><b>  4 系統(tǒng)整體框圖</b></p><p>  MP3解碼算法要被用來實(shí)現(xiàn)數(shù)碼MP3實(shí)時(shí)解碼適配器,所以必須通過硬件實(shí)現(xiàn)其算法。本系統(tǒng)以DSP(TMS320VC5416)作為解碼的主要部分,還包括音頻D/A轉(zhuǎn)換,單片機(jī)的控制模塊,電源系統(tǒng),存儲(chǔ)器模塊等組成,圖三給出了系統(tǒng)框圖。</p><p>  

26、圖4-1 系統(tǒng)整體框圖</p><p><b>  5 硬件電路設(shè)計(jì)</b></p><p><b>  5.1 主譯碼模塊</b></p><p> ?。?) TMS320C6711接口與時(shí)鐘電路</p><p>  veloci結(jié)構(gòu)使C6000 DSP成為高性能的DSP芯片。典型的VLIW結(jié)構(gòu)

27、由多個(gè)并行運(yùn)行的執(zhí)行單元組成,這些單元在單個(gè)時(shí)鐘周期內(nèi)可執(zhí)行多條指令。并行是突破傳統(tǒng)設(shè)計(jì)而獲得高性能的關(guān)鍵。</p><p>  C6711處理器由三個(gè)主要部分組成:CPU內(nèi)核、外設(shè)和存儲(chǔ)器。CPU中8個(gè)功</p><p>  能單元可以并行操作,這些功能單元被分成類似的兩套,每套由4個(gè)基本功能單元組成。CPU有兩組寄存器,每組寄存器由16個(gè)32位寄存器組成。由于在運(yùn)行期間個(gè)做硬件數(shù)據(jù)相關(guān)

28、性的檢查,所以程序的并行性在編譯時(shí)就被確定。片內(nèi)程序存儲(chǔ)器的總線寬度為256的,使每個(gè)周期可取8條32位指令。</p><p>  C6711腆芯片包括片內(nèi)程序存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)器,有些芯片將這些存儲(chǔ)器作為高速緩沖存儲(chǔ)器。外設(shè)包括直接存儲(chǔ)器訪問(DMA)、低功耗邏輯、外部存儲(chǔ)器接口、串口、擴(kuò)展總線或主機(jī)口和定時(shí)器等。</p><p><b>  具有以下特點(diǎn):</b>&

29、lt;/p><p>  1、運(yùn)行速度快。指令周期為6ns,峰值運(yùn)算能力為1336MIPS,對(duì)于單精度運(yùn)算可達(dá)1G FLOPS,對(duì)于算精度運(yùn)算可達(dá)250MFLOPS.</p><p>  2、 硬件支持IEEE格式的32位單精度與64為雙精度浮點(diǎn)操作。</p><p>  3、繼承了32*32bit的乘法器,其結(jié)果可為32或64bit.</p><p&

30、gt;  4、 C6711的指令集在C62的指令集基礎(chǔ)上增加了浮點(diǎn)執(zhí)行能力,可以看作是C62指令集的超集。</p><p>  與C62系列芯片一樣,由于其出色的運(yùn)算能力、高效的指令集、智能外設(shè)、大容量的片內(nèi)存儲(chǔ)器和大范圍的尋址能力,這個(gè)系列的芯片適合用于基站數(shù)字波束形成、圖像處理、語(yǔ)音識(shí)別等對(duì)運(yùn)算能力和存儲(chǔ)量有高要求的應(yīng)用場(chǎng)合。</p><p>  圖5-1 時(shí)鐘,JTAG和DSP接口電

31、路</p><p>  (2) 主譯碼模塊中的JTAG仿真口電路</p><p>  連接測(cè)試組(JTAG)接口用于連接最小系統(tǒng)和仿真器,實(shí)現(xiàn)仿真器對(duì)DSP的訪問,JTAG接口的連接需要和仿真器上的接口一致。</p><p>  一般情況下,最小系統(tǒng)板需要引出雙排的14腳插針,圖中引腳間隔為0.1英寸,引腳寬度為0.025英寸,引腳長(zhǎng)度為0.235英寸。在大多數(shù)情況

32、下,如果開發(fā)板和仿真器之間的連接電纜不超過6英寸,可采用上述接法,在EMU0和EMU1接上拉電阻4.7K。</p><p>  圖5-2 JTAG電路</p><p> ?。?) 主譯碼模塊中的時(shí)鐘電路</p><p>  時(shí)鐘電路有25MHZ晶振,兩片ICS504和SN74LVTH125PW組成,如圖所示</p><p><b>

33、;  圖5-3 時(shí)鐘電路</b></p><p>  5.2 系統(tǒng)的PCB圖</p><p>  圖4-6系統(tǒng)生成的.Pcb</p><p><b>  總 結(jié)</b></p><p>  通過這周的DSP課程設(shè)計(jì)加深了對(duì)TMS320C54X的了解,對(duì)DSP這門課的認(rèn)識(shí)進(jìn)一步加深了。從一個(gè)剛?cè)腴T的學(xué)習(xí)者,漸漸

34、的愛上了這門技術(shù),雖然說對(duì)于DSP技術(shù)方面的知識(shí)還有很多要學(xué)習(xí)和提高,但是在這周我還是感受到這門課程的魅力所在。我學(xué)會(huì)了Protel電路板的繪圖操作,并通過上網(wǎng)搜索資料,查閱課本及課外書籍,對(duì)電路各部分組成器件的工作原理加深了解。學(xué)會(huì)了仿真環(huán)境使用方法,動(dòng)手設(shè)計(jì)電路組成器件以及器件之間的布局與連接,加強(qiáng)了動(dòng)手能力。</p><p>  這是一個(gè)磨練意志的過程。從課題的選擇開始,到硬件和軟件系統(tǒng)的設(shè)計(jì),這其中經(jīng)歷了

35、很多困難,但是更重要的是在這個(gè)過程中我得到了很大的鍛煉。一方面通過TMS320C54X等一些器件的設(shè)計(jì)讓我學(xué)習(xí)和掌握了DSP技術(shù)的基礎(chǔ)知識(shí)和技術(shù)要點(diǎn),也使以前學(xué)的很多知識(shí)都得到了運(yùn)用;另一方面在用Protel 99 SE軟件畫電路圖,這個(gè)過程中讓我掌握了計(jì)算機(jī)輔助的設(shè)計(jì)技術(shù)。當(dāng)然,這是一個(gè)需要不斷的嘗試,不斷的校核,不斷的修改,最后完成一個(gè)合理的設(shè)計(jì)的過程。需要的是細(xì)心和耐心。在很大程度上培養(yǎng)了我拼搏的工作精神。使我受益匪淺,更加明確了

36、自己專業(yè)的方向。這次時(shí)間是短暫的,但這我想我們學(xué)到的應(yīng)該不僅僅是專業(yè)技術(shù)等表面上的東西,更深一層的是對(duì)人生的感悟,對(duì)未來的想法,年輕人的桀驁不馴在此時(shí)已經(jīng)不在有意義,取而代之的是理性的思維。我們應(yīng)該具備什么樣的能力,我們適合什么樣的人生,我們應(yīng)該在怎樣的崗位上實(shí)現(xiàn)自己的人生價(jià)值。</p><p>  實(shí)習(xí)是培養(yǎng)學(xué)生綜合運(yùn)用所學(xué)知識(shí)、發(fā)現(xiàn)、提出、分析和解決實(shí)際問題,鍛煉實(shí)踐能力的重要環(huán)節(jié),是對(duì)學(xué)生實(shí)際工作能力的具體

37、訓(xùn)練和考察過程,通過課程設(shè)計(jì)我能夠比較系統(tǒng)的了解理論知識(shí),把理論和實(shí)踐相結(jié)合,并且用到生活當(dāng)中。在做設(shè)計(jì)的過程中總會(huì)出現(xiàn)各種問題,在這種情況下我們都會(huì)努力尋求最佳路徑解決問題,無(wú)形間提高了我們的動(dòng)手,動(dòng)腦能力,并且同學(xué)之間還能相互探討問題,研究解決方案,增進(jìn)大家的團(tuán)隊(duì)意識(shí)。</p><p>  課程設(shè)計(jì)是短暫的,影響卻是長(zhǎng)遠(yuǎn)的。通過課程設(shè)計(jì)讓我體會(huì)了團(tuán)隊(duì)合作的益處,在團(tuán)隊(duì)中一起發(fā)現(xiàn)問題、討論問題,共同進(jìn)步、共同提

38、高。DSP課程設(shè)計(jì)主要是我們理論知識(shí)的延伸,它的目的主要是要在設(shè)計(jì)中發(fā)現(xiàn)問題,并且自己要能找到解決問題的方案,形成一種獨(dú)立的意識(shí)。我們還能從設(shè)計(jì)中檢驗(yàn)我們所學(xué)的理論知識(shí)到底有多少,鞏固我們已經(jīng)學(xué)會(huì)的,不斷學(xué)習(xí)我們所遺漏的新知識(shí),把所學(xué)的知識(shí)學(xué)的更加扎實(shí)。</p><p><b>  致 謝</b></p><p>  首先要感謝xx給我提供了這么一個(gè)鍛煉自我的機(jī)會(huì),

39、感謝計(jì)算機(jī)工程學(xué)院的領(lǐng)導(dǎo)們給我們提供了實(shí)驗(yàn)室,讓我的學(xué)習(xí)不只是停留在理論上,而是上升到了實(shí)踐,讓我感受到了動(dòng)手能力的重要性,并檢驗(yàn)了我的理論知識(shí)水平。</p><p>  課程設(shè)計(jì)行文過程中,x老師和x老師多次幫助我分析思路,開拓視角,在我遇到困難想放棄的時(shí)候給予我最大的支持和鼓勵(lì)。兩位老師嚴(yán)謹(jǐn)求實(shí)的治學(xué)態(tài)度,踏實(shí)堅(jiān)韌的工作精神,將使我終生受益。再多華麗的言語(yǔ)也顯蒼白。在此,謹(jǐn)向xx老師致以誠(chéng)摯的謝意和崇高的敬意

40、。  </p><p>  在我設(shè)計(jì)和實(shí)踐過程中我的同組成員給予我極大的支持和鼓勵(lì),在此我要感謝我的同組同學(xué)給予我的支持和鼓勵(lì),感謝xx同學(xué)不厭其煩的給我講解編碼與解碼過程的實(shí)現(xiàn),是她們兩個(gè)讓我對(duì)編解碼有了更深刻的理解;感謝xx同學(xué)耐心的給我極大的幫助,在電路設(shè)計(jì)的過程中給我講解了TMS320C54X的內(nèi)部結(jié)構(gòu)及內(nèi)部的I/O口的使用方法;感謝xx同學(xué)在我電路連接的過程中給我指點(diǎn)迷津。最后我再說一句,“感

41、謝幫助過我的每一位老師和同學(xué),是你們給了我最大的學(xué)習(xí)動(dòng)力”。</p><p>  你們用不同的方式給了我成長(zhǎng),也是你們促使我在走過的大學(xué)時(shí)光里一直努力,一直向我的夢(mèng)想前進(jìn)!</p><p><b>  參 考 文 獻(xiàn)</b></p><p> ?。?) 喬瑞平,崔濤,TMS320C54x DSP 原理及應(yīng)用,西安電子科技大學(xué)出版社,2005.

42、2</p><p> ?。?) 計(jì)丹, 基于定點(diǎn)DSP的MP3解碼系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn), 碩士學(xué)位論文, 2002.</p><p> ?。?) 呂海平, 基于DSP的MP3編碼器技術(shù)研究 , 碩士學(xué)位論文, 2007.</p><p> ?。?) 王希公, MP3數(shù)碼音頻播放機(jī)設(shè)計(jì) ,天津大學(xué)工程碩士學(xué)位論文, 2004.</p><p>

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論