2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩64頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、表面粗糙度測量是幾何量測量領(lǐng)域一項重要內(nèi)容,直接關(guān)系到工件質(zhì)量的評定。在表面粗糙度測量中,根據(jù)傳感器形式的不同,有接觸式測量和非接觸式測量兩種形式,但不論哪一種形式,都需要數(shù)據(jù)采集系統(tǒng),來獲取表面輪廓數(shù)據(jù)。在獲取表面輪廓數(shù)據(jù)后,根據(jù)國際標(biāo)準(zhǔn)ISO11562,需要對表面輪廓進行高斯濾波,來建立表面輪廓中線,分離表面粗糙度輪廓。高斯濾波器是一種應(yīng)用廣泛的時頻帶寬積最小的濾波器,它的結(jié)構(gòu)復(fù)雜,實現(xiàn)起來十分的困難,設(shè)計者大都是通過軟件來實現(xiàn)高斯

2、濾波器,這種設(shè)計方法使信號的處理速度降低,當(dāng)被處理的信息量過大時,降低了數(shù)據(jù)處理效率,在很多情況下難以接受。
  本論文設(shè)計了一套基于FPGA的表面輪廓數(shù)據(jù)采集系統(tǒng),其中包括FPGA最小系統(tǒng)、USB接口電路、AD轉(zhuǎn)換電路和電源電路等的設(shè)計。軟件部分采用Verilog語言進行編程,完成了AD接口模塊的設(shè)計、USB接口模塊的設(shè)計、FPGA主控程序的設(shè)計等,最后通過仿真軟件完成了整個系統(tǒng)的調(diào)試?;贔PGA硬件平臺基礎(chǔ)上,實現(xiàn)了表面輪廓

3、信號處理高斯濾波。通過對高斯濾波器的逼近設(shè)計方法研究,確定了級聯(lián)移動平均濾波器的逼近方法,并設(shè)計了FIR型高斯逼近濾波器。在FPGA芯片中對濾波算法進行了硬件實現(xiàn)和算法仿真,驗證了設(shè)計過程。
  數(shù)據(jù)采集系統(tǒng)采用模擬+數(shù)字濾波器的抗混疊濾波技術(shù)有效消除了表面信號的噪聲。通過對實際表面輪廓進行采集,基于FPGA的硬件高斯濾波算法完成了表面輪廓中線的提取,有效地分離出了其中的表面粗糙度輪廓,為后續(xù)的表面粗糙度評定奠定了基礎(chǔ)。整套系統(tǒng)算

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論