2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩66頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、在諸多不同結構的模數(shù)轉換器中,逐次逼近型模數(shù)轉換器(SAR ADC)具有中等精度、尺寸小、功耗低、成本低等優(yōu)點,在消費電子、信號采集等場合得到廣泛應用。近年來,隨著CMOS工藝特征尺寸不斷減小,SARADC的速度跟精度不斷提高,功耗跟電源電壓不斷降低,整體性能不斷優(yōu)化,已經(jīng)成為該領域的研究熱點。
  本文在分析傳統(tǒng)同步時序SARADC的工作原理、電路結構和特點的基礎上,采用異步時序結構,來實現(xiàn)8位精度,10MS/s采樣率的逐次逼近

2、模數(shù)轉換器。首先在MATLAB平臺上進行系統(tǒng)建模,分析時鐘抖動、開關非線性、比較器失調(diào)、電容失配、噪聲等非理想因素對電路的影響,然后對關鍵電路模塊進行分析和設計,包括異步時序邏輯電路,能夠有效提高轉換速率、降低整體功耗;采用兩級動態(tài)比較器,提高速度的同時減小靜態(tài)功耗;采用改進的分段式電容陣列結構,DAC電容和采樣電容的復用技術能夠有效降低電路版圖面積。由于采用異步時序結構,能夠有效提高轉換速度,減少外圍電路,降低時鐘模塊設計復雜度,從而

3、減小了芯片面積,也降低了系統(tǒng)整體功耗。
  本文基于SMIC65nm CMOS工藝,采用Cadence公司Spectre系列軟件對設計的電路進行模塊仿真和整體仿真。在電源電壓為1.2V,參考電壓為1.2V,采樣率為10MS/s,輸入正弦波信號情況下,仿真結果顯示,當輸入信號頻率為4.84375MHz時,ENOB=7.85bit, SNR=53.56dB, SNDR=49.06dB,SFDR=56.81dB。采用線性擬合算法,INL

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論